Please use this identifier to cite or link to this item: http//localhost:8080/jspui/handle/123456789/1746
Full metadata record
DC FieldValueLanguage
dc.contributor.authorOtmani, Atman-
dc.contributor.authorMelazem, abd Eldjalil-
dc.date.accessioned2022-02-28T07:51:49Z-
dc.date.available2022-02-28T07:51:49Z-
dc.date.issued2017-
dc.identifier.urihttp//localhost:8080/jspui/handle/123456789/1746-
dc.description.abstractUne meilleur gestion de la mémoire cache est une solution principale pour combler le fossé entre le développement du processeur et la développement de mémoire principale prédit par la loi de moore , plusieurs études ont mis en évidence l’implication de l’accès non uniforme à la mémoire dans le freinage du développement des processeurs, D-NUCA joue un rôle majeur pour diminuer la latence d’accès au cache , Notre étude vise à prédire que le comportement d'un bloc visité par le processeur peut donner un historique qui peut être prédit dans le futur et ainsi anticiper son déplacement. Pour cela, nous avons utilisé l'algorithme des séries chronologiques (réseaux de neurones artificiels) pour prédire le comportement d’un bloc afin d’anticiper son déplacement, plusieurs expérimentations ont permis définir les bons paramètre, pour utiliser le réseau de neurones tels que nombre de neurones dans la couche cachée et nombre de retards en temps ,et nous estimons qu’un gain de 14 % peut être obtenu grâce à notre visionen_US
dc.description.sponsorshipMr.Med salah Souahien_US
dc.language.isofren_US
dc.publisherUniversite laarbi tebessi tebessaen_US
dc.subjectimpact: mémoire cache: performances: processeurs multicoresen_US
dc.titleÉtude de l’impact de l’organisation de la mémoire cache sur les performances des processeurs multicores.en_US
dc.typeThesisen_US
Appears in Collections:3- إعلام آلي

Files in This Item:
File Description SizeFormat 
projet de memoire(vrs .doc).rar1,72 MBUnknownView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

Admin Tools